과목 : 전자계산기구조

 

 SECTION054 자료의 외부적 표현

 

 1. ASCII 코드

  • 7Bit 코드, 128가지 문자 표현가능
  • 1Bit의 Parity Bit를 추가하여 8Bit로 사용

 2. EBCDIC : 8Bit코드

안녕하세요 춤추는초코칩입니다.

2016년 정보처리기사 1회차 시험을 치고 돌아왔습니다. ㅎㅎㅎ

일하면서 자격증 공부를 한다는게 쉬운 일이 아님이 확실합니다.

그런 분들은 학원도 괜찮은거 같습니다. 저도 학원을 통해서 공부했구요.

홍보배너링크

저처럼 의지가 빈약하신 분들은 ㅠ.ㅠ 진도 팍팍 나가주는 학원도 나쁘지 않습니다.

학원도 잘 골라야 겠죠..^ㅡ^

 

실업자 훈련 우수훈련기관으로 선정된 그린컴퓨터아트학원!!!

내일배움카드제로 수강료를 지원받으면 자기부담은 최소 0%에서 최대 50%만 발생고

실업자 과정 뿐만 아니라 국비무료교육, 재직자훈련제도 과정도 있으니 확인해보시는 것도 좋을거 같습니다.

 

제가 다녔던 학원도 근로자 재직카드로 80%까지 지원해줘서 자부담금은 20%로 했네요. ^ㅡ^

 

컴퓨터 학원은 웹디자인, 편집출판, 영상편집, 오피스 활동, 전산세무, 컴퓨터활용능력 등

기초과정부터 전문과정까지 전공자 뿐만 아니라 비전공자 및 대학생들에게도 필수로 취득해야하는 거 같아요.

회사생활하면 은근히 엑셀도 못다루는 사람들이... ㅠ.ㅠ

 

수강후기는 이곳에서 확인!!

http://greenartdj.co.kr/community/special.asp

 

그린컴퓨터학원은 전국 17개 지점이 있으며 서울에 강남, 종로, 신촌, 신도림, 건대지점이 있어서 교통도 좋다고 합니다.

제가 있는 대전에도 갤러리아 근처 오라클 빌딩에 있네요. 좋은동네~~ ㅎㅎ

 

홈페이지에 상담신청을 남기시면 지원받을 수 있는 혜택과 교육내용을 확인하시고

수강신청 안내도 받으실 수 있으니 상담신청해보세요. ^ㅡ^

할까 말까 고민할때는 당장 하는 겁니다. ㅎㅎㅎ

전 이제 실기 준비하러. ㅠ.ㅠ

홍보배너링크

안녕하세요 춤추는초코칩입니다.

초코칩도 오늘 정보처리기사 자격증 시험을 쳤습니다.

시험지를 받자마자 멘붕이... ㅎㅎㅎ

생각했던거 보다 어려웠습니다.

전자계산기, 운영체제, 소프트웨어공학, 데이터통신 1번문제는 다 모르겠드라구요. ㅠ.ㅠ

끝났다는데 만족했습니다. ㅎㅎㅎ

가답안은 Q-net에서 오후 6시에 공개한다고 합니다.

기자시험 모두 오늘부터 8일간 공개된다고 하니 아래서 확인해보세요. ^ㅡ^

http://www.q-net.or.kr/anc002.do?id=anc00204&gSite=Q&gId=

현재 공개된 정보처리기사 가답안입니다.

A형 

 B형

좋은 결과 있으시길...

꼭 합격하셔서.. 실기준비하러 가셔요..

춤추는초코칩이었습니다.

과목 : 전자계산기구조

 

 SECTION053 자료의 내부적 표현-부동 소수점 표현

 

 1. 부동 소수점 방식의 특징

  • 매우 정밀한 수를 적은 비트로 표현
  • 과학, 공학, 수학적인 응용
  • 연산 시간이 많이 걸린다
  • ㅈ지수부와 가수부를 분리하는 정규화 과정이 필요
  • 4Byte를 사용하는 단정도, 8Byte를 사용하는 배정도 표현

 2. 정규화

  • 유효 자릿수를 최대로 하여 수의 정밀도를 높이기 위한 것
  • 0.1<가수부<1
  • 64바이어스(Bias)법 사용, IEEE 표준은 128바이어스 사용

 3. 부동 소수점 수의 연산 방법

  • 덧셈, 뺄셈
    • 0인지의 여부 파악
    • 가수의 위치 조정
    • 가수부끼리 덧셈, 뺄셈
    • 정규화
  • 곱셈
    • 0인지의 여부 파악
    • 지수를 더한다
    • 가수를 곱한다
    • 정규화
  • 나눗셈
    • 0인지의 여부 파악
    • 부호 결정
    • 피제수의 위치 조정
    • 지수를 뺀다
    • 가수를 나눈다

 

 과목 : 전자계산기구조

 

 SECTION052 자료의 내부적 표현-고정 소수점 표현

 

 자료의 표현 방식

  • 내부적 표현 방식
    • 정수 표현(고정 소수점)
      • 10진 연산
        • 언팩(존) 연산(연산 불가능)
        • 팩 연산(연산 가능)
      • 2진 연산
        • 부호화 절대치
        • 부호화 1의 보수
        • 부호화 2의 보수
    • 실수 표현(부동 소수점)
      • 부동 소수점 방식
  • 외부적 표현 방식
    • BCD
    • ASCII
    • EVCDIC

 1. 10진 연산

  • 언팩 연산
    • 연산이 불가능하고 데이터의 입출력에 사용
    • 1Byte로 10진수 1자리를 표현
    • 최하위 바이트의 Zone을 Sign으로 사용
    • Zone은 무조건 1111, Digit은 10진수 1자리를 4Bit 2진수, Sign은 양수는 C(1100), 음수는 D(1101), 부호없는 양수는 F(1111)
  • 팩 연산
    • 연산이 가능, 데이터의 입출력이 불가능
    • 1Byte로 10진수 2자리 표현
    • 최하위 바이트의 4Bit를 부호로 사용

 1. 2진 연산 :정수값을 2진수로 변환하여 표현. 연산 속도가 빠르다. 처음 1Bit는 부호(Sign) 비트로 사용

  • 음수 표현방법
    • 부호화 절대치법 : 양수 표현에 대해 부호 비트의 값만 0을 1로 바꾼다. 2가지 형태의 0 존재(-2n-1+1 ~ 2n-1-1)
    • 부호화 1의 보수법(Complement) : 2가지 형태의 0 존재(-2n-1+1 ~ 2n-1-1)
    • 부호화 2의 보수법 : 1가지 형태의 0만 존재. 숫자 1개를 더 표현할 수 있다.(-2n-1 ~ 2n-1-1)

 과목 : 전자계산기구조

 

 SECTION054 자료의 외부적 표현

 

 1. ASCII 코드

  • 7Bit 코드, 128가지 문자 표현가능
  • 1Bit의 Parity Bit를 추가하여 8Bit로 사용

 2. EBCDIC : 8Bit코드

 과목 : 전자계산기 구조

 

 SECTION049 자료 구성의 단위

 

 1.비트(Bit, Binary Digit) : 자료(정보) 표현의 최소 단위

 

 2. 니블(Nibble) : 4Bit, 16진수 1자리

 

 3. 바이트(Byte) : 문자를 표현하는 최소 단위. 8Bit

 

 4. 워드(Word) : 명령 단위

 

 5. 필드(Field) : 파일 구성의 최소 단위

 

 6. 레코드(Record)

 

 7. 블럭(Block), 물리 레크드(Physical Record)

 

 8. 파일(File)

 

 9. 데이터베이스(Database)

 

 과목 : 전자계산기

 

 SECTION048 순서논리회로

 

 1. 순서논리회로

  • 외부로 부터의 입력과 현재 상태에 따라 출력이 결정
  • 기억기능
  • 플립플롭, 카운터, 레지스터, RAM, CPU 등

 2. 플립플롭(Flip-Flop) : 외부 신호가 발생할 때까지 현재의 상태를 그대로 유지하는 논리회로

 

 3. RS 플립플론(Reset-Set FF) : 모든 플립플롭의 기본

    S  R  Q(t+1)

    0  0  Q(t)

    0  1  0

    1  0  1

    1  1  동작안함

 

 4. D 플립플롭

  • RS FF의 R선을 S선과 하나로 묶어서 입력선을 하나만 구성
  • 입력하는 값을 그대로 저장

    D  Q(t+1)

    0  0

    1  1

 

 5. JK 플립플롭 : RS FF에서 S=R=1일 때 동작되지 않는 결점 보완

    J  K  Q(t+1)

    0  0  Q(t)

    0  1  0

    1  0  1

    1  1  Q(t)의 보수

 

 6. T 플립플롭 : JK FF의 두 입력선을 묶어서 한 개의 입력선으로 구성. 현재의 상태를 토글

    T  Q(t+1)

    0  Q(t)

    1  Q(t)의 보수

 

 과목 : 전자계산기구조

 

 SECTION047 기타 조합논리회로

 

 1. 병렬계산기(Parallel Adder)

  • n Bit로 된 2진수 A, B에 대한 덧셈을 n개의 전가산기(FA)를 이용
  • 전파지연(Propagation Delay)을 줄이고 Carry Look Ahead사용
    • ALU(Arithmetic Logic Unit) Path에서 가장 긴 Delay
    • Operating Speed는 전파지연에 반비례
    • 전파지연을 줄이기 위해 Carry Look Ahed 사용

 2. 전감산기(Half Subtract)

 

 3. 디코더(Decoder) : n → 2n

 

 4. 인코더(Incoder) : 2n → n

 

 5. 멀티플렉서(Multiplexer) : 2n → 1

 

 6. 디멀티플렉서(DeMultiplexer) : 1 → 2n

 과목 : 전자계산기구조

 

 SECTION046 조합논리회로 - 반가산기, 전가산기

 

 조합논리회로

  • 현재의 입력조합으로부터 직접 결정되는 논리회로
  • 반가산기, 전가산기, 병렬가산기, 반감산기, 전감산기, 디코더, 인코더, 멀티플렉서, 디멀티플렉서 등

 1. 반가산기(Half Adder)

  • 1Bit 2진수 2개를 덧셈한 합(S)과 자리올림수(C)를 구하는 논리회로
  • AND, OR로 구성
  • 논리식
    • Sum = A⊕B
    • Carry = A·B

 2. 전가산기(Full Adder)

  • 1Bit 2진수 3개를 덧셈한 합(S)과 자리올림수(Ci+1)를 구하는 논리회로
  • 2개의 반가산기와 한 개의 OR로 구성
  • 논리식
    • S = (A⊕B)⊕Ci
    • Ci+1 = (A⊕B)⊕Ci + A·B

+ Recent posts